有源晶振的EMC如何設(shè)計(jì)呢?
EMC即電磁兼容性,是指設(shè)備或系統(tǒng)在其電磁環(huán)境中按照要求運(yùn)行,而不會(huì)對(duì)其環(huán)境中的任何設(shè)備造成不可忍受的電磁干擾的能力。那么,有源晶振的EMC如何設(shè)計(jì)呢?
電磁兼容包括兩個(gè)要求:一方面是指設(shè)備在正常運(yùn)行過(guò)程中產(chǎn)生的電磁干擾不能超過(guò)一定限度;另一方面,它意味著電器對(duì)其環(huán)境中的電磁干擾有一定程度的免疫力,即電磁敏感度。
有源晶振EMC設(shè)計(jì)要點(diǎn)
原理圖設(shè)計(jì)要點(diǎn):
1、有源晶振電源去耦非常重要,建議加磁珠,選擇兩個(gè)或三個(gè)電容遞減的去耦電容。
2、時(shí)鐘輸出引腳匹配,具體匹配電阻值可根據(jù)測(cè)試結(jié)果確定。
3、保留電容C1值較小,構(gòu)成一級(jí)低通濾波器。電阻和電容的選擇取決于具體的測(cè)試結(jié)果。
PCB設(shè)計(jì)要點(diǎn):
1、在PCB設(shè)計(jì)中,有源晶振的外殼必須接地,可以防止晶振的向往輻射,屏蔽外界干擾。
2、地板應(yīng)鋪設(shè)在有源晶振下方,以防止干擾其他層。因?yàn)橛械娜嗽阡伓鄬影宓臅r(shí)候不把地面鋪在頂層和底層,所以建議把晶振鋪在地上。
3、有源晶振下方不要布線,周邊5mm以內(nèi)不要布線等部件(有些建議300mil以內(nèi),可以參考),主要是防止有源晶振干擾其他布線和部件。
4、有源晶振不應(yīng)分布在電路板的邊緣,因?yàn)槌鲇诎踩颍娐钒宓慕拥赝c金屬外殼或機(jī)械結(jié)構(gòu)相連。這個(gè)地暫時(shí)稱為參考地板塊。如果有源晶振分布在板的邊緣,有源晶振和參考接地板之間會(huì)形成電場(chǎng)分布,板的邊緣往往有很多電纜。當(dāng)電纜穿過(guò)有源晶振和參考接地板的電場(chǎng)時(shí),電纜受到干擾。而有源晶振遠(yuǎn)離邊緣分布,有源晶振與參考接地板之間的電場(chǎng)分布被PCB的GND分割,分布到參考接地板的電場(chǎng)大大減小。
5、當(dāng)然,時(shí)鐘線要盡可能短。如果你不想時(shí)鐘線一直干擾,就把它弄短。還有一點(diǎn),關(guān)于晶振的選擇,如果你的系統(tǒng)可以工作在25M,盡量不要選擇50M的晶振。高時(shí)鐘頻率是高速電路,時(shí)鐘陡上升沿也是高速電路,需要考慮信號(hào)完整性。